亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

MODELSIM FPGA

  • FPGA設(shè)計(jì)全流程Modelsim>>Synplify.Pro>>ISE

    詳細(xì)的說(shuō)明了FPGA設(shè)計(jì)的整個(gè)流程\r\nFPGA設(shè)計(jì)全流程Modelsim>>Synplify.Pro>>ISE

    標(biāo)簽: Modelsim Synplify FPGA ISE

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):hzakao

  • 介紹了FPGA設(shè)計(jì)全流程:Modelsim>>Synplify.Pro>>ISE

    介紹了FPGA設(shè)計(jì)全流程:Modelsim>>Synplify.Pro>>ISE

    標(biāo)簽: Modelsim Synplify FPGA ISE

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):稀世之寶039

  • 關(guān)于Altera公司FPGA的開(kāi)發(fā)實(shí)例

    由于目前所用到的FPGA器件以Altera的為主,所以下面的例子也以Altera為例,工具組合為 modelsim + LeonardoSpectrum/FPGACompilerII + Quartus,但原則和方法對(duì)于其他廠家和工具也是基本適用的。

    標(biāo)簽: Altera FPGA 開(kāi)發(fā)實(shí)例

    上傳時(shí)間: 2013-08-11

    上傳用戶(hù):rishian

  • 分析了MATLAB/Simulink 中DSP Builder 模塊庫(kù)在FPGA 設(shè)計(jì)中優(yōu)點(diǎn)

    分析了MATLAB/Simulink 中DSP Builder 模塊庫(kù)在FPGA 設(shè)計(jì)中優(yōu)點(diǎn),\\r\\n然后結(jié)合FSK 信號(hào)的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫(kù)建立FSK 信號(hào)發(fā)生器模\\r\\n型,以及對(duì)FSK 信號(hào)發(fā)生器模型進(jìn)行算法級(jí)仿真和生成VHDL 語(yǔ)言的方法,并在modelsim\\r\\n中對(duì)FSK 信號(hào)發(fā)生器進(jìn)行RTL 級(jí)仿真,最后介紹了在FPGA 芯片中實(shí)現(xiàn)FSK 信號(hào)發(fā)生器的設(shè)\\r\\n計(jì)方法。

    標(biāo)簽: Simulink Builder MATLAB FPGA

    上傳時(shí)間: 2013-08-20

    上傳用戶(hù):herog3

  • FPGA設(shè)計(jì)全流程

    FPGA設(shè)計(jì)全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫(kù)\\r\\n第二章 調(diào)用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項(xiàng)目執(zhí)行\(zhòng)\r\\n第五章 不同類(lèi)型結(jié)構(gòu)的仿真

    標(biāo)簽: FPGA 流程

    上傳時(shí)間: 2013-08-20

    上傳用戶(hù):cuibaigao

  • 在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面

    在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研究了基于FPGA、采用分布式算法實(shí)現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過(guò)Xilinx ISE在Modelsim下進(jìn)行了仿真。

    標(biāo)簽: FPGA 數(shù)字信號(hào)處理 方面

    上傳時(shí)間: 2013-08-30

    上傳用戶(hù):宋桃子

  • 采用FPGA模擬高動(dòng)態(tài)GPS信號(hào)源中的C/A碼產(chǎn)生器

    本文:采用了FPGA方法來(lái)模擬高動(dòng)態(tài)(Global Position System GPS)信號(hào)源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號(hào)粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過(guò)硬件描述語(yǔ)言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進(jìn)行仿真和綜合。

    標(biāo)簽: FPGA GPS 模擬 動(dòng)態(tài)

    上傳時(shí)間: 2013-08-31

    上傳用戶(hù):pwcsoft

  • modelsim使用手冊(cè)

    介紹FPGA仿真軟件modelsim的使用

    標(biāo)簽: modelsim 使用手冊(cè)

    上傳時(shí)間: 2013-11-04

    上傳用戶(hù):DE2542

  • 基于FPGA的多軸控制器設(shè)計(jì)

    介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時(shí)控制多路電機(jī)的運(yùn)動(dòng)。利用Verilog HDL 硬件描述語(yǔ)言在FPGA中實(shí)現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號(hào)產(chǎn)生、加減速控制、編碼器反饋信號(hào)的辨向和細(xì)分、絕對(duì)位移記錄、限位信號(hào)保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實(shí)現(xiàn),并利用Quartus Ⅱ、Modelsim SE軟件對(duì)關(guān)鍵邏輯及時(shí)序進(jìn)行了仿真。實(shí)際使用表明該控制器可以很好控制多軸電機(jī)的運(yùn)動(dòng),并且能夠?qū)崿F(xiàn)高精度地位置控制。

    標(biāo)簽: FPGA 多軸控制器

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):molo

  • 基于FPGA的溫度模糊控制器的實(shí)現(xiàn)

    在FPGA平臺(tái)上實(shí)現(xiàn)了一種溫度模糊控制器,首先對(duì)模糊控制系統(tǒng)的思想和工作原理進(jìn)行了分析,然后使用Quartus ii和modelsim對(duì)整個(gè)系統(tǒng)進(jìn)行設(shè)計(jì)和仿真,最后在FPGA中實(shí)現(xiàn)。結(jié)果表明,該模糊控制系統(tǒng)設(shè)計(jì)可行,并可應(yīng)用到工業(yè)控制中。

    標(biāo)簽: FPGA 溫度 模糊控制器

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):kernor

主站蜘蛛池模板: 阜新| 鄂伦春自治旗| 封开县| 西宁市| 万全县| 浮山县| 林周县| 浑源县| 白水县| 惠水县| 鸡西市| 斗六市| 灵武市| 年辖:市辖区| 怀宁县| 阿拉善左旗| 宝兴县| 怀远县| 华宁县| 饶河县| 略阳县| 平湖市| 措美县| 张家口市| 仁怀市| 营山县| 阿拉善右旗| 宿州市| 黔西县| 马山县| 胶南市| 芜湖县| 秀山| 上蔡县| 合肥市| 大荔县| 永清县| 北碚区| 汉中市| 延津县| 宁陕县|